Ordonnancement multi-objectifs d'application intensives sur architectures régulières embarquées
Ordonnancement multi-objectifs d'application intensives sur architectures régulières embarquées
Fichiers
Date
2012-02-21
Auteurs
ARAOUI Abdelkader
Nom de la revue
ISSN de la revue
Titre du volume
Éditeur
Résumé
Nous visons comme domaine d'application le traitement systématique à parallélisme massif dont la caractéristique principale est qu'il effectue une grande quantité de calculs réguliers sur des données multidimensionnelles. Les applications de ce domaine opèrent dans des conditions temps réel, elles sont généralement critiques et présentent un degré élevé de parallélisme de données de calcul. C'est dans ce cadre que s'insère notre travail. Il consiste à proposer une nouvelle technique de placement des taches répétitives d'une application sur une partie régulière (grille de PE : Processeur Elémentaire) d'une architecture multi processeurs sur puce (MPSoC) afin de minimiser le cout de communications et la consommation d'énergie et de respecter les différentes contraintes de conception de cette architecture.
Description
Mots-clés
SoC, MPSoC, DSP, GILR, IDM, MARTE, ARRAY-OL, MPSoC Mapping, Optimisation multi objectifs