Vérification Formelle des Machines à Etats Abstraits par la Logique Temporelle des Actions.
Vérification Formelle des Machines à Etats Abstraits par la Logique Temporelle des Actions.
| dc.contributor.author | Elhabib Daho Hocine | |
| dc.date.accessioned | 2022-11-28T16:25:25Z | |
| dc.date.available | 2022-11-28T16:25:25Z | |
| dc.date.issued | 2010-10-28 | |
| dc.description.abstract | Le Travail présenté dans cette thèse porte sur la formalisation et la vérification formelle des modèles ASM en utilisant la logique temporelle des actions(TLA). L'approche de formalisation proposée avec la logique TLA, s'appuit sur la définition d'un ensemble de règles de traduction permettant de formaliser les aspects structurels et comportementales d'un modèle (ou une spécification) ASM, en des expressions logiques de leur sémantique dans le langage de spécification formelle TLA+. Ces règles de traduction sont proposées comme des directives permettant de guider l'interprétation formelle des concepts d'un modèle ASM, en termes des concepts logique du langage de spécification TLA+.En ce sens, l'objectif principal de cette approche de formalisation est de pouvoir traduire des spécifications ASM en des spécifications temporelles TLA+ supportant des techniques de preuves axiomatiques associées à la logique TLA, permettant d'établir la preuve de correction qu'une spécification ASM donnée satisfait les propriétés temporelles initialement exigées par le système modélisé en terme du formalisme ASM. | |
| dc.format | ||
| dc.identifier.uri | https://dspace.univ-oran1.dz/handle/123456789/1328 | |
| dc.language.iso | fr | |
| dc.publisher | Université Oran1 Ahmed Ben Bella | |
| dc.subject | La Logique Temporelle des Actions (TLA) | |
| dc.subject | Machines à Etats Abstraits (ASMs) | |
| dc.subject | Algèbres Dynamiques | |
| dc.subject | Spécifications Temporelles | |
| dc.subject | Comportements (Séquences d'Etats d'Exécution) | |
| dc.subject | Propriétés Temporelles(Propriétés d'Invariance ou de Sureté) | |
| dc.subject | Vérification Formelle (Preuve de Correction) | |
| dc.title | Vérification Formelle des Machines à Etats Abstraits par la Logique Temporelle des Actions. | |
| grade.Examinateur | Yahya Lebbah, Professeur, Université d’Oran | |
| grade.Examinateur | Bachir Djebbar, Professeur, Université Mohamed Boudiaf-Oran | |
| grade.Examinateur | Abdelkader Haoues, M.C.A, Université Mohamed Boudiaf-Oran | |
| grade.Examinateur | Ahmed Lehireche, M.C.A, Université Sidi Bel Abbes | |
| grade.Option | Génie Logiciels | |
| grade.Président | Bouziane Beldjillali, Professeur, Université d’Oran | |
| grade.Rapporteur | Djillali Benhamamouch, Professeur, Université d’Oran | |
| l'article.1.DateParution | 2010 | |
| l'article.1.Revue | Temporal Deductive Verification of Basic ASM Models | |
| l'article.1.Référence | INFOCOMP , Volume 09, Number 01, 2010. ISSN 1807-4545.. 2010 | |
| l'article.1.Titre | INFOCOMP – Journal of Computer Science , Vol.9, no 1, 2010 | |
| la.Spécialité | Informatique | |
| la.cote | TH3230 |
Fichiers
Bundle original
1 - 1 sur 1